Eagle besteht darauf, Räume zu markieren, die größer sind als das in der DRC-Regel festgelegte Minimum

So sieht meine Freigaberegel aus:Geben Sie hier die Bildbeschreibung ein

Mein Rasterabstand sieht so aus:Geben Sie hier die Bildbeschreibung ein

Und das Endergebnis nach DRC sieht so aus:

Geben Sie hier die Bildbeschreibung ein

Wie Sie sehen können, ist der Abstand, wenn auch nicht sehr weit, deutlich größer als 0,15, der in meinem DRC-Regelsatz angegeben ist. Dies ist nicht das beste Beispiel, da ich einfach zufällig auf die Fehlerliste geklickt habe und diese angezeigt wurde.

Was habe ich falsch gemacht? Wie gehe ich damit um?

Ich danke Ihnen für Ihre Hilfe! Edit: Das könnte das Problem sein:

Geben Sie hier die Bildbeschreibung ein

Das sind alles "Stock" Pakete aus dem lbr kam mit Eagle, kann ich irgendwas machen oder muss ich mich einfach alles durchklicken?

Prüft Eagle den Abstand zwischen den Lötstopplacköffnungen um die Pads herum? Das kann Ihr Problem sein.
Während ich wie ein kompletter Idiot klinge, wo kann ich diese Funktion "Lötstoppmaskenöffnungen prüfen" deaktivieren / ändern?
Du klingst nicht wie ein Idiot, keine Sorge. Ich kann mich ehrlich gesagt nicht erinnern, ob Eagle überhaupt eine solche Überprüfung durchführt. Ich habe Eagle seit ungefähr fünf Jahren nicht mehr benutzt.
Nun Glück gehabt! Ich habe es nach 10 Jahren, in denen ich noch nie etwas davon gehört habe, gerade abgeholt. Es ist ein Chaos. Wie auch immer, ich habe alle Ebenen aktiviert, die einzige Ebene, die gegen die Regel verstoßen kann, scheint tStop und bStop zu sein. Kann ich etwas dagegen tun oder muss ich es einfach auf die harte Tour machen?
Yep, tStop und bStop sind die Lötstopplackschichten, das scheint also meinen Verdacht zu bestätigen. Woher hast du den Fußabdruck? Das einzige, was Sie tun können, ist, die Pads zu bearbeiten und die Lötstoppmaskenausdehnung zu reduzieren oder die Pads weiter zu trennen.

Antworten (2)

Es ist nicht genau klar, was los ist, aber überprüfen Sie Ihre Netzklassen. Die Sachen in den DRC-Einstellungen sind Minimum. Konservativere Einstellungen an anderer Stelle können sie außer Kraft setzen.

Hallo Onin, eine ungebildete Vermutung, das Problem liegt bei der tStop- und bStop-Schicht, kann ich das überschreiben? Ich werde sehen, ob ich ein Bild hochladen kann, um es klarer zu machen. Bitte beziehen Sie sich auf die bearbeitete Frage.

Obwohl ich mir Ihre Freigaberegeln in Eagle nicht genau angeschaut habe, ist mir aufgefallen, dass Sie in Ihrem Design "Lagerpakete" erwähnt haben. Seien Sie sehr vorsichtig, wenn Sie diese Standardpakete verwenden, die in den "Stock"-Bibliotheken von Eagle enthalten sind. Ich war das Opfer der Verwendung eines Standard-MCU-Pakets in der Eagle-Bibliothek, nur um viel später (nach der Leiterplattenherstellung!) Zu erkennen, dass das Pin-Layout der MCU in Eagle völlig anders war als das tatsächliche Pin-Layout der realen Komponente. Ich musste die vorhandene Komponente bearbeiten und in meine eigene persönliche Komponentenbibliothek kopieren.

Die Bibliotheken von Eagle sind sehr nützlich, um mit Ihren PCB-Designs zu beginnen, aber Sie werden einen Punkt erreichen, an dem Sie beruhigter Ihre eigenen Komponenten zur Verwendung in Ihren Designs erstellen oder zumindest vorhandene Pakete in den Eagle-Bibliotheken bearbeiten können um absolut sicher zu sein, dass Sie vertrauenswürdige Pakete in Ihren Designs verwenden.

Ich kann Ihnen dringend empfehlen, Ihre eigene Komponentenbibliothek mit den Komponenten zu erstellen, die Sie am häufigsten verwenden. Mit Eagles großer Auswahl an Komponenten in seinen Bibliotheken ist es sehr einfach, eine Komponente mit einer anderen zu verwechseln, wobei es geringfügige Unterschiede geben kann, die für das durchschnittliche Auge nicht so leicht zu erkennen sind.