Fehler "Zu wenige Knoten: Draw" für meinen Simulations-High-Side-Treiber VN820PT-E

Ich erhalte einen Modellfehler in LTspice, wenn ich einen High-Side-Treiber, VN820PT-E, für meine Bibliothek hinzufüge.

Aber nach der Simulation habe ich eine Fehlermeldung. " Zu wenige Knoten: zeichnen " .

Ich verstehe diesen Fehler nicht. Irgendein Rat?

Hier ist das Schema.

schematisch

Dies ist die Datei.LIB

EESchema-LIBRARY Version 2.3
#encoding utf-8
#SamacSys ECAD Model VN820PT-E
#/14707361/538787/2.49/5/0/Integrated Circuit




* connections:      IN
*                   |   VCC
*                   |   |   OUT
*                   |   |   |   STATUS
*                   |   |   |   |   GND
*                   |   |   |   |   |
*                   |   |   |   |   |
.SUBCKT VN820PT-E   1   2   3   4   5



F0 "IC" 1050 300 50 H V L CNN
F1 "VN820PT-E" 1050 200 50 H V L CNN
F2 "SOT455P1410X1350-5N" 1050 100 50 H I L CNN
F3 "https://componentsearchengine.com/Datasheets/2/VN820PT-E.pdf" 1050 0 50 H I L CNN
F4 "Gate Drivers 9A 36V HIGH SIDE" 1050 -100 50 H I L CNN "Description"
F5 "13.5" 1050 -200 50 H I L CNN "Height"
F6 "STMicroelectronics" 1050 -300 50 H I L CNN "Manufacturer_Name"
F7 "VN820PT-E" 1050 -400 50 H I L CNN "Manufacturer_Part_Number"
F8 "" 1050 -500 50 H I L CNN "Mouser Part Number"
F9 "" 1050 -600 50 H I L CNN "Mouser Price/Stock"
F10 "" 1050 -700 50 H I L CNN "Arrow Part Number"
F11 "" 1050 -800 50 H I L CNN "Arrow Price/Stock"
DRAW
X IN 1 0 0 200 R 50 50 0 0 I
X VCC 2 0 -100 200 R 50 50 0 0 W
X OUT 3 0 -200 200 R 50 50 0 0 O
X STATUS 4 0 -300 200 R 50 50 0 0 P
X GND 5 1200 0 200 L 50 50 0 0 W
P 5 0 1 6 200 100 1000 100 1000 -400 200 -400 200 100 N
ENDDRAW
ENDDEF
#
#End Library

DEFHaben Sie einfach die Zeile für eine KiCad-Symbolbibliothek in geändert .subcktund gehofft, dass es in der Simulation funktionieren würde?

Antworten (1)

Zwei Probleme:

  • Die LTspice-Simulation muss die Operation „.lib /path/to/file.LIB“ ​​enthalten, damit die .lib-Datei geladen werden kann (dies ist im Bild nicht sichtbar).
  • Die "file.LIB" scheint ein KiCAD EESchema-Dateityp zu sein, kein SPICE 3f5-Dateityp. Obwohl das Format ähnlich aussieht, wird SPICE diese EESchema-Datei nicht verstehen; es ist kein SPICE-Modell.

Sie benötigen ein SPICE-Simulationsmodell, manchmal auch als „Karten“- oder „Deck“-Datei bezeichnet. Der Inhalt dieser Datei sollte etwa wie folgt aussehen:

*** TEILSCHALTUNGSDEFINITIONEN
.SUBCKT NAND 1 2 3 4
* KNOTEN: INPUT(2), OUTPUT, VCC
Q1 9 5 1 QMOD
D1CLAMP 0 1 DMOD
Q2 9 5 2 QMOD
D2CLAMP 0 2 DMOD
RB 4 5 4K
R1 4 6 1,6K
Q3 6 9 8 QMOD
R2 8 0 1K
RC 4 7 130
Q4 7 6 10 QMOD
DVBEDROP 10 3 DMOD
Q5 3 8 0 QMOD
.ENDE NAND

Das Obige stammt von der SPICE-Seite in Berkeley.

Wenn Sie ST.com überprüfen , scheinen sie kein SPICE-Modell für diesen Artikel anzubieten. Die Websuche gibt nichts weiter her. Wenn Sie ein SPICE-Modell für diesen Teil finden, könnte es funktionieren, aber es scheint unwahrscheinlich, dass Sie eines finden.

Hallo, danke für Ihre Rücksendung, also habe ich dieses Modell simuliert, aber ich habe einen Nachrichtenfehler. Er konnte die Bibliotheksdatei nicht öffnen. Dies sind drei Wochen, an denen ich arbeite, um ein Modell zu erstellen, aber ich habe kein Ergebnis. Ich habe Test .lib<NAND, es simuliert keinen Nachrichtenfehler. In der Datei, die Sie vorschlagen, sehe ich kein GND und der Pin STATUS vergleicht eine Komponente VN820PT-E STMicroelectronics – Das ist meine Simulation.
Sie benötigen ein speziell für die VN820PT-Komponente hergestelltes SPICE-Modell. ST scheint keine anzubieten. Wenn die SPICE-Modelldatei nicht existiert, können Sie nicht weitermachen. Das NAND ist nur ein SPICE-Beispiel.