So finden Sie den Strom verschiedener paralleler Komponenten in SR Latch

Ich versuche, einen SR-Latch mit zwei NOR-Logikgattern zu erstellen, die eine LED leuchten. Ich implementiere die Gates mit jeweils 2 Transistoren und 2 Widerständen.

Hier ist das Schema:

schematisch

Simulieren Sie diese Schaltung – Mit CircuitLab erstellter Schaltplan

Das Ziel ist, dass Schalter 1 die Reset-Taste und Schalter 2 die Set-Taste ist. Meine Sorge ist, ob genügend Strom vorhanden ist, um die LED zum Leuchten zu bringen (ich hoffe, dass 5 mA bis 20 mA durch sie fließen).

Ich bin verwirrt darüber, wie ich den Widerstand und den Strom finden kann, weil sich verschiedene Pfade in mehrere andere parallele Pfade aufteilen. (dh der Pfad, der R 2 teilt sich in zwei, und einer dieser Pfade teilt sich in zwei weitere)

ich weiß, dass 1 R = 1 R 1 + 1 R 2 + . . . und das ICH = v ( 1 R 1 + 1 R 2 + . . . ) Aber wie wende ich das auf die verschiedenen Pfade der Schaltung an?

Ich würde gerne wissen, wie man herausfindet, wie viel Strom durch eine Komponente fließt und wie viel Widerstand sich auf einem Pfad in ähnlichen Schaltplänen wie diesem befindet (was bedeutet, dass sie ähnlich implementierte Logikgatter verwenden).

Die in Vorwärtsrichtung vorgespannte Basis-Emitter-Spannung eines NPN-Siliziumtransistors beträgt etwa 0,7 Volt (wie bei einer Siliziumdiode), sodass die LED niemals leuchten kann - je nach Farbe wären etwa 2 Volt erforderlich.

Antworten (2)

Bewegen Sie die LED. Fügen Sie einen Strombegrenzungswiderstand in Reihe mit der LED hinzu und platzieren Sie diese Reihen-R_LED-Kombination parallel zu R2. Versuchen Sie 100 Ohm in Reihe mit LED.

Versuchen Sie, das SR-Riegelrad neu zu erfinden?

Es gibt ein paar Probleme, die es nicht wert sind, mit Ihrem Design gelöst zu werden.

  • Vbe4 < Vf von D1, also schaltet sich D1 nie ein. Auch wenn gelöst wurde, dass es keinen Grund gibt, so viele diskrete Teile zu verwenden, wenn 2 NAND- oder 2 NOR-Gatter als SR-Latch arbeiten.

in jedem Fall vorausgesetzt, die LED war eingeschaltet, wenn = (5 V - Vf) / 3,3 k


schematisch

Simulieren Sie diese Schaltung – Mit CircuitLab erstellter Schaltplan

Bei Verwendung der Standard-74HCxxx-Logik kann ich die 20-mA-LED auf 12 mA herabsetzen und R für 12 mA anhand des Datenblatts für 74HC00 NAND mit Vol bei 4,5 V für V + berechnen.

Dies ist das klassische SR-Latch mit 2 NAND-Gattern mit aktiven logisch niedrigen Eingängen. (!)

Danke für deine Antwort. Ich wollte es nur zu Lernzwecken machen. Ich glaube, ich verstehe einfach nicht, wie man Vbe4 findet.
Vbe4 beträgt etwa 0,7 V, wenn es vorgespannt ist, und 0,2 V, wenn es von Q1 oder Q2 ausgeschaltet ist, sodass die LED Vf von ~ 2 V für R / Y oder ~ 3 V für G / B / W niemals funktionieren würde.
Sie können Datenblätter von 1970 nach diskreten TTL-NOR-Gattern durchsuchen, um sich Datenblätter oder Webbilder für SR FF anzusehen, hier wird aus Dual-Gate-SR-Latch und 2 weiteren Gates JK FF electronics-tutorials.ws/sequential/seq13.gif Es ist besser zu lernen wie es gemacht wurde, als zu vermuten.