Leistungssequenzierung in FPGAs und MCUs

Ich habe eine Frage zur Leistungssequenzierung, die von FPGA/MCU-Datenblättern angefordert wird. Ich sehe in Datenblättern immer, dass ein bestimmter Netzteileingang einen Spannungspegel vor einem anderen Netzteileingang erreichen muss (z. B. Vcore vor Vio). Aber jedes Mal, wenn ich mir Evaluierungsboards anschaue, kann ich nichts finden, was das tut (z. B. Power-Sequencer-ICs). Meine Frage bezieht sich auf FPGAs und MCUs und nicht auf bestimmte ICs, die möglicherweise eine beschriebene Leistungssequenz haben müssen. richtig zu arbeiten.

Da meine Evaluierungsboards beim Einschalten nie ausfallen, ist diese Power-Sequencing wirklich notwendig? Oder wird es vielleicht irgendwie durch die Entkopplungskondensatoren erreicht?

Sie sind notwendig und werden wahrscheinlich auf nicht so offensichtliche Weise erreicht, wobei letzteres nur für zuverlässige Hersteller gilt. Wenn Sie die Power Sequence nicht beachten, können Sie möglicherweise den Chip beschädigen, das scheint kein schönes Szenario für ein Evaluierungsboard zu sein.
Es ist durchaus möglich, dass die Boards, die Sie sich ansehen, die Anforderungen einfach aufgrund ihrer Einrichtung erfüllen. Wenn die 1,8-V-Schiene von der 3,3-V-Schiene abgeleitet ist, wird sie niemals vorher eingeschaltet.
Befolgen Sie immer die Regeln für Power Seq. in Datenblättern. Eine mögliche Folge des Verstoßes gegen die ordnungsgemäße Ordnung kann Latch-Up sein.
@Yaro, wir könnten uns Designdetails der Entwicklungsboards ansehen, auf die Sie gestoßen sind. Könntest du bitte die Links zu den Entwicklerboards posten?
Welche Art von Evaluierungsboards betrachten Sie? Ich sehe Power-Sequencing auf so ziemlich jedem FPGA-Board, das ich mir anschaue. Manchmal ist es aber nicht offensichtlich. Wenn Sie Dinge wie Supervisoren, Lastschalter, Regler mit irgendwo verlaufenden Freigabeleitungen oder Sequenzer (offensichtlich) sehen. Manchmal ist es ein CPLD. Einfache MCUs haben nicht allzu viel davon, aber je komplizierter ein Prozessor ist und je mehr Netzteile er hat, desto wahrscheinlicher ist eine Leistungssequenzierung.

Antworten (1)

Jedes Evaluierungsboard muss über die richtige Leistungsstufe verfügen, um nacheinander jede der für das FPGA oder die MCU erforderlichen Spannungen mit Strom zu versorgen.

Sie können einen Blick in die Schaltpläne Ihres EVBoards werfen (normalerweise auf der Hersteller-Website verfügbar). Die Leistungsstufe Ihres EVBoards sollte einige DC/DC-Wandler (oder lineare Regler) haben, von denen jeder einen EN-Pin (oder einen anderen ähnlichen Verhaltensnamen) hat.

Mit diesen Pins könnte eine verkettete Power-Up-Strategie definiert werden. Bestätigen Sie jeweils mit einer vorherigen Versorgungsspannung in der im Datenblatt festgelegten Reihenfolge.

Es ist auch möglich, einen Spannungsüberwachungschip zu verwenden, der die EN-Pins auf definierte Weise aktiviert.

Ein analogerer Weg ist die Verwendung einer RC-Schaltung, um die Aktivierung des EN-Pins zu timen.

Machen Sie sich abschließend keine Sorgen über die Leistungssequenz Ihres EVBoards , es wurde vom Hersteller korrekt entworfen. Sie müssen dies in Ihrem eigenen FPGA- oder MCU-PCB-Design berücksichtigen.

Mit freundlichen Grüßen