PWM-Modulator im Spannungsmodus-Abwärtswandler

Ich beziehe mich auf das Datenblatt des LM3743- Blockdiagramms in Pg-Nr. 5

Datenblatt

Der EA- und PWM-Comp befindet sich in einer Vorderkantenmodulatorkonfiguration. Nach meinem Verständnis muss SR-Latch, das nach PWM Comp kommt, R (Reset) sein, muss von Clock ausgelöst werden und S (Set) muss von PWM Comp ausgegeben werden.

Das folgende Beispiel dient zum besseren Verständnis .

Beispiel

Was bestimmt die Einschaltzeit von Vx oder die Ausschaltzeit in Abbildung b? Wie heißen diese Konfigurationen in der Industrie (Stichwort) ?

Sollte IL (Induktorstrom) während der Ausschaltzeit von Vx ansteigen (Abbildung b) oder während der Ausschaltzeit Vx vom Spitzenwert abfallen (Abbildung b)

Ein weiterer Latch-Ausgang Vx (Abbildung b) wird an die High-Side und die Low-Side des Gate-Treibers gegeben.

Antworten (1)

Es gibt verschiedene Arten von Modulationsschemata, deren Wahl von der Endanwendung abhängt. Der gebräuchlichste Typ ist der Hinterflankenmodulator . Bei diesem Typ wird die Einschaltzeit durch die Uhr initiiert, weshalb die Schleife das Ereignis setzt, bei dem der Schalter ausschaltet. Die folgende Schaltung zeigt eine typische industrielle Implementierung in einer integrierten Schaltung für Spannungs- und Strommodussteuerung:

Geben Sie hier die Bildbeschreibung ein

Dies ist ein Auszug aus dem Seminar, das ich 2019 bei APEC gehalten habe.

Der zweite Typ wird als Vorderkantenmodulation bezeichnet . Bei diesem Ansatz legt die Uhr die Ausschaltzeit fest, weshalb die Schleife die Ereignisse festlegt, bei denen das Einschalten innerhalb eines Schaltzyklus auftritt. Diese Technik war in sogenannten magnetischen Verstärkern beliebt , die allgemein als Mag-Amps bekannt sind und in den PC-Silberboxen (Netzteilen) für Lösungen mit mehreren Ausgängen implementiert wurden. Es wurden modernere Lösungen veröffentlicht, die als Mag-Amps-Killer bekannt sind und ebenfalls auf Spitzenmodulation basieren. Sie werden Seite 866 in dem Buch beschrieben, das ich 2014 veröffentlicht habe.

Schließlich wird die Dual-Edge-Modulation in Hochgeschwindigkeits-DC/DC-Wandlern implementiert, die in Motherboards oder Grafikkarten verwendet werden, wo es auf Reaktionsgeschwindigkeit ankommt: Beim Trailing-Edge-Ansatz muss nach dem Ausschalten des Schalters auf das Ende gewartet werden des Zyklus, so dass die nächste Uhr ein neues Einschalten einleitet. Gleiches gilt für das Spitzenschema, bei dem Sie nicht ausschalten können, bevor die Uhr auftritt. Wie Sie sehen können, steht die Reaktionsgeschwindigkeit bei Unter- oder Überschwingen auf dem Spiel und kann die Leistung in sehr anspruchsvollen Anwendungen beeinträchtigen, bei denen Über- und Unterschwinger wirklich minimiert werden müssen. Das folgende Bild gibt einen Überblick über diese Techniken:

Geben Sie hier die Bildbeschreibung ein

Vorderkante, die ich im Datenblatt annehme (angenommen aufgrund einer fehlerhaften Verstärker- und PWM-Komparatorkonfiguration), dh das Rampenverhalten ist nicht so, wie Sie es erklärt haben. Gibt es viele Möglichkeiten, Modulatoren (PWM-Mod, SR-Latch) zu verwenden? Die obige Topologie der Rampen-Sweeps zwischen 1,2 und 2,2 V, sodass ein Offset von 1,2 V vorliegt. Etwas neugierig auf die Klemmspannung des Fehlerverstärkers, wenn die Rampe von 0 auf 1 V (1-V-Rampe als Datenblatt) übergeht, wären meine Klemmen ungefähr > 0 und < 1, wo kann ich sie in DS finden?